【中文書】 書名:數位系統設計原理、實務與應用(第五版) 作者:林銘波 出版社:全華 出版日期:2017/09/01 ISBN:9789864635955 內容簡介 數位系統設計:原理、實務、與應用一書,使用目前在工業界中最受歡迎的Verilog HDL為例,詳細介紹數位系統的基本原理與應用。讀者於讀完本書之後,將有能力設計各種數位邏輯電路或是數位系統。本書的主要特性如下: 1.由淺入深完整的介紹數位邏輯的原理,並且以豐富的說明例,闡述每一個基本原理與觀念。 2.詳細介紹各種組合邏輯電路模組的設計原理,這些模組包括:解碼器、編碼器、多工器、解多工器、…、算術運算電路等。 3.詳細介紹各種循序邏輯電路模組的設計原理,這些模組包括:計數器、暫存器、移位暫存器、序列產生器、…等。 4.詳細討論各種實現ASIC/SoC的相關技術、方法與CAD設計流程。 5.詳細介紹PLD元件(ROM、PLA、PAL)的結構、特性,並且介紹它們的應用電路設計。 6.詳細介紹CPLD/FPGA元件的結構、特性,並且使用Verilog HDL程式實例介紹CPLD/FPGA元件的應用電路設計。 7.專章介紹數位電路的測試方法、測試向量的產生方法、與可測試電路的各種設計方法與技術。 8.每一小節皆提供豐富的複習問題,幫助讀者自我評量對該小節內容了解的程度,並且提供教師當作隨堂測驗的參考題目。數位系統設計:原理、實務、與應用一書可以當作:數位邏輯設計與數位系統設計等課程的教科書,或是當作自我進修及實務上的參考用書。 ■ 內容簡介 本書使用目前在工業界中最受歡迎的Verilog HDL為例,詳細介紹數位原理與應用,全書並且以豐富的說明例,闡述每一個基本原理與觀念。詳細介紹各種組合邏輯電路、循序邏輯電路模組的設計原理、各種實現ASIC/SOC的相關技術、CAD設計流程、PLD元件的結構、特性及應用電路設計,專章闡述數位電路的測試方法、測試向量的產生方法、與可測試電路的各種設計方法與技術。 目錄 第1 章 數目系統與數碼 1.1 數目基底與補數 1.2 未帶號數目系統 1.3 帶號數表示法 1.4 帶號數算術運算 1.5 文數字碼與數碼 1.6 錯誤偵測與更正碼 1.7 參考資料 1.8 習題 第2 章 交換代數 2.1 布林代數 2.2 交換代數 2.3 交換函數標準式 2.4 交換函數與邏輯電路 2.5 Verilog HDL 介紹 2.6 參考資料 2.7 習題 第3 章 數位積體電路 3.1 邏輯閘相關參數 3.2 TTL 邏輯族系 3.3 CMOS 邏輯族系 3.4 界面問題 3.5* ECL 邏輯族系 3.6 Verilog HDL 3.7 參考資料 3.8 習題 第4 章 交換函數化簡 4.1 基本概念 4.2 卡諾圖化簡法 4.3 列表法 4.4 變數引入圖與餘式圖 4.5 多輸出交換函數的化簡 4.6 參考資料 4.7 習題 第5 章 邏輯閘層次電路設計 5.1 組合邏輯電路設計與分析 5.2 邏輯閘層次組合邏輯電路 5.3 組合邏輯電路時序分析 5.4* 邏輯突波的偵測 5.5 Verilog HDL 5.6 參考資料 5.7 習題 第6 章 組合邏輯電路模組設計 6.1 解碼器 6.2 編碼器 6.3 多工器 6.4 解多工器 6.5 比較器 6.6 算術運算電路設計 6.7 Verilog HDL 6.8 參考資料 6.9 習題 第7 章 同步序向邏輯電路 7.1 序向邏輯電路概論 7.2 同步序向邏輯電路設計與分析 7.3 時序限制與相關問題 7.4 狀態化簡 7.5 Verilog HDL 7.6 參考資料 7.7 習題 第8 章 計數器與暫存器 8.1 計數器設計與分析 8.2 暫存器與移位暫存器 8.3 移位暫存器的應用 8.4 時序產生電路 8.5 Verilog HDL 8.6 參考資料 8.7 習題 第9 章 非同步序向邏輯電路 9.1 非同步序向邏輯電路設計與分析 9.2 元件延遲效應與狀態指定 9.3 參考資料 9.4 習題 第10 章 數位系統設計---使用ASM 圖 10.1 數位系統設計策略 10.2 ASM 圖 10.3 資料處理單元設計與執行 10.4 控制單元設計與執行 10.5 數位系統設計實例 10.6 Verilog HDL 程式 10.7 參考資料 10.8 習題 第11 章 數位系統執行—使用現場可規劃元 11.1 數位系統執行 11.2 可規劃邏輯元件(PLD) 11.3 CPLD 與FPGA 元件 11.4 參考資料 11.5 習題 第12 章 測試與可測試電路設計 12.1 基本觀念 12.2 自動測試向量產生 12.3 可測試電路設計 12.4 參考資料 12.5 習題
還沒有人留下心得,快來搶頭香!
為您推薦
其他會員也一起購買
【中文書】 書名:數位邏輯設計:使用Verilog HDL(第六版) 作者:林銘波 出版社:全華 出版日期:2017/09/01 ISBN:9789864635948 內容簡介 1.由淺入深完整的介紹數位邏輯的原理,並且以豐富的說明例,闡述每一個基本原理與觀念。 2.詳細介紹各種組合邏輯電路模組的設計原理,這些模組包括:解碼器、編碼器、多工器、解多工器、…、算術運算電路等。 3.詳細介紹各種循序邏輯電路模組的設計原理,這些模組包括:計數器、暫存器、移位暫存器、序列產生器、…等。 4.詳細介紹PLD元件(ROM、PLA、PAL)的結構、特性、應用電路設計。 5.使用Verilog HDL程式實例介紹CPLD/FPGA元件的應用系統設計。 6.專章提供了20個數位邏輯電路的基本與應用實驗予讀者練習及驗證理論與實務的一致性。 7.每一小節皆提供豐富的複習問題,幫助讀者自我評量對該小節內容了解的程度,並且提供教師當作隨堂測驗的參考題目。 ■ 內容簡介 本書由淺入深,完整地介紹數位邏輯的原理,並且以豐富的實例 ,闡述每一個原理與觀念,詳細介紹各種組合、序向邏輯電路模組設計原理,以及PLD元件的結構、特性、應用電路設計。使用VerilogHDL程式,介紹CPLD/FPGA元件的ASIC應用設計,並提供了20個數位邏輯電路實驗,讓讀者練習及驗證。
其他會員也一起購買
Computer Organization and Design Risc-V Edition: The Hardware Software Interface ISBN13:9780128203316 出版社:MORGAN KAUFMANN PUBL INC 作者:David A. Patterson 裝訂:平裝 版次:2 出版日:2021/01/01
其他會員也一起購買
書名:機率與統計(精華版) (Walpole:Probability and Statistics for Engineers and Scientists 9/E) 作者:Walpole(陳常侃‧王妙伶) 出版社:偉明 出版日期:2017/05/00 ISBN:9789869190343 內容簡介 本書強調運用機率與統計的方法解決科學與工程問題。透過實例講解,由簡入繁、循序漸進的內容,使學生容易理解。本書文句簡潔流暢,結合生活化的主題而不以過度複雜艱澀的數學理論來呈現,更能提升學生的興趣。書中範例結合數學理論與實務應用,解題過程詳細明瞭,各章充分的習題演練幫助學生奠定觀念的基礎。另外,提供如何利用電腦軟體Excel來解決數學問題。 目錄 第1章 統計學與資料分析導論 第2章 機率 第3章 隨機變數與機率分佈 第4章 數學期望 第5章 一些離散機率分佈 第6章 一些連續機率分佈 第7章 基礎抽樣分佈與資料描述 第8章 單樣本與雙樣本估計 第9章 假說檢定 附錄
其他會員也一起購買
【中文書】 書名: 資料結構:使用C++ 作者:蔡明志 出版社:全華 出版日期:2017/06/30 ISBN:9789864635726 內容簡介 「資料結構」在資訊學科中是一門重要的課程。本書的內容依不同的主題共分為14章,在各章的每一小節中均附有練習題及類似題,旨在讓讀者測試對該小節所談及的內容是否已全盤了解。在各章末有「動動腦時間」,並標註與該題的相關章節。每章的重要主題均附有範例程式加以測試,以期讓讀者對理論能有進一步的認識與了解。 本書特色 1.圖解範例豐富:本書使用大量範例和圖解,讓讀者能從這些實用範例中,輕鬆了解到資料結構的精髓。 2.內容淺顯易懂:本書內文詳盡充實,作者並以循序漸進的手法和淺顯易懂的文辭,來解說資料結構較艱澀的部分,相信能讓初學者更快進入到資料結構的世界中。 3.隨時自我檢測:豐富的測驗題,讓讀者學習完每個單元後,便能自我檢測是否了解該單元的內容。 目錄 第一章 演算法分析 1.1 演算法 1.2 Big-O 1.3 動動腦時間 第二章 陣列 2.1 陣列的表示法 2.2 上三角形和下三角形表示法 2.3 多項式表示法 2.4 魔術方陣 2.5 動動腦時間 第三章 堆疊與佇列 3.1 堆疊和佇列基本觀念 3.2 堆疊的加入與刪除 3.3 佇列的加入與刪除 3.4 環狀佇列 3.5 堆疊與佇列的應用 3.6 如何計算後序表示法 3.7 動動腦時間 第四章 鏈結串列 4.1 單向鏈結串列 4.2 環狀串列 4.3 雙向鏈結串列 4.4 鏈結串列之應用 4.5 動動腦時間 第五章 遞 迴 5.1 一些遞迴基本範例 5.2 一個典型的遞迴範例:河內塔 5.3 另一個範例:八個皇后 5.4 何時不要使用遞迴? 5.5 動動腦時間 第六章 樹狀結構 6.1 樹狀結構的一些專有名詞 6.2 二元樹 6.3 二元樹的表示法 6.4 二元樹的追蹤 6.5 引線二元樹 6.6 其他議題 6.7 動動腦時間 第七章 二元搜尋樹 7.1 何謂二元搜尋樹 7.2 二元搜尋樹的加入 7.3 二元搜尋樹的刪除 7.4 動動腦時間 第八章 堆積 8.1 何謂堆積 8.2 何謂min-heap 8.3 min-max heep 8.4 Deap 8.5 動動腦時間 第九章 高度平衡二元搜尋樹 9.1 何謂高度平衡二元搜尋樹 9.2 AVL-tree的加入 9.3 AVL-tree的刪除 9.4 動動腦時間 第十章 2-3tree與2-3-4tree 10.1 2-3 tree 10.2 2-3-4 tree 10.3 動動腦時間 第十一章 B-tree 11.1 m-way搜尋樹 11.2 B-tree 11.3 動動腦時間 第十二章 圖形結構 12.1 圖形的一些專有名詞 12.2 圖形資料結構表示法 12.3 圖形追蹤 12.4 擴展樹 12.5 最短路徑 12.6 拓樸排序 12.7 臨界路徑法 12.8 動動腦時間 第十三章 排序 13.1 氣泡排序 13.2 選擇排序 13.3 插入排序 13.4 合併排序 13.5 快速排序 13.6 堆積排序 13.7 二元樹排序 13.8 謝耳排序 13.9 基數排序 13.10 動動腦時間 第十四章 搜尋 14.1 循序搜尋 14.2 二元搜尋 14.3 雜湊 14.4 動動腦時間
其他會員也一起購買
【簡介】 本書是程式設計教科書暢銷作家洪維恩老師最新著作,經課堂實戰教學淬練,學生試讀試做習題回饋,規劃出適當學習節奏、自學/課堂授課均適用的 Python 入門學習教材,涵蓋多項特色,包括: \ Visual Studio Code×Jupyter 雙環境教學 // 以 Visual Studio Code 搭配內建 Jupyter 環境教學,單行形式小範例講解語法、函式用法等細節,可在 Jupyter 快速輸入程式碼驗證。學習到一小段落後,再搭配大範例使用 Visual Studio Code 執行獨立 .py 程式檔綜合應用,既可反覆練習刻印學習內容,也能夠體悟實際用途。 \ 程式碼與解說對頁編排、易學易讀不卡頓 // 全書編排考量易讀性,範例以不跨頁為原則,程式碼與解說盡量安排在左右對頁,避免前後來回翻閱查找,只要攤開書頁,即可左右對照閱讀。對於抽象或是較為複雜的觀念,也搭配精心設計圖解,協助快速理解。像是 NumPy 裡多維度的資料概念,就提供立體圖解,不用自己在腦中費力想像。 \ 從基本語法到應用主題通包 // 除變數、流程控制、容器、函數、物件導向的類別與繼承、檔案、異常處理等必學的基本語法外,也涵蓋機器學習與資料科學的共同基礎套件--NumPy 矩陣科學運算、Matplotlib 資料繪圖視覺化與 Pandas 資料處理分析,以及用途最廣的 BeautifulSoup 網路爬蟲與 Skimage 影像處理。 \ 完整習題解答與教師專用題庫 // 本書提供依照章、節編排近 300 題的自我練習題,題目本身含解題指引,可先複習相關內文再嘗試解題,並且附有完整習題解答,學到哪裡、練到哪裡,最適合自學或是課後自我驗證學習成果。另外也提供學校用書授課老師專屬題庫,同樣以章節編排,可適度輔助課後作業或是階段測驗,並搭配有經實際授課驗證的投影片,教學節奏最流暢。 \ 關鍵概念深度剖析 // 對於初學者容易卡關的地方,像是可變與不可變的物件、可雜湊與不可雜湊的物件,淺層拷貝與深層拷貝、遞迴函式、參數的傳遞等,都有相當篇幅的解說,讓學習者能夠清楚來龍去脈,而不只是照著生硬的規則套用,即使遇到問題也能依循學到的觀念解學。 本書特色 □ 每章末均有豐富習題與完整解答驗證學習成效 □ 另有教師專用題庫搭配檢視教學成果 □ 採用 VScode、Github Copilot 業界工具 □ 從基本語法到 NumPy、Matplotlib、Pandas、網路爬蟲應用 □ 簡短小範例在 VSCode 內用 Jupyter 即時驗證,快速理解觀念 □ 完整範例檔用 VSCode 執行,學習實務應用情境 □ 精心設計圖解,資料結構、抽象觀念一目了然 □ Python Tutor 視覺化呈現執行過程,追蹤迴圈、遞迴、函數呼叫最佳幫手 □ 利用 Github Copilot 輔助除錯,熟悉 AI 世代開發流程 【目錄】 第一章 認識 Python 1.1 Python 簡介 1.2 下載與安裝 Python 1.3 安裝與設定 VS Code 1.4 使用 VS Code 執行 Python 程式 1.5 開始進入 Python 的世界 1.6 使用內建的 AI 功能─Copilot 第二章 資料型別、變數與運算子 2.1 簡單的資料型別 2.2 變數與常數 2.3 常用的運算子 2.4 變數的設值與運算的優先順序 2.5 型別轉換 2.6 不同進位整數的轉換 2.7 輸出與輸入函數 2.8 關於浮點數計算時的誤差 第三章 數值、字串與串列的處理 3.1 數值運算 3.2 random 模組裡的函數 3.3 字串的處理函數 3.4 字串類別提供的函數 3.5 串列與相關的處理函數 第四章 流程控制:選擇性敘述與迴圈 4.1 選擇性敘述 4.2 for 迴圈 4.3 while 迴圈 4.4 break、 continue 和 pass 敘述 4.5 帶有 else 的迴圈 4.6 串列推導式 第五章 函數 5.1 函數的基本概念 5.2 參數的傳遞機制 5.3 關於參數的傳入 5.4 全域變數與區域變數 5.5 遞迴函數 5.6 lambda 表達式 5.7 函數的進階應用 第六章 容器資料型別 6.1 list 資料型別 6.2 tuple 資料型別 6.3 set 資料型別 6.4 dict 資料型別 第七章 物件導向程式設計 7.1 類別的基本概念 7.2 類別裡的函數 7.3 繼承與多型 7.4 類別的封裝 第八章 檔案、異常處理與模組 8.1 檔案處理 8.2 異常處理 8.3 模組與套件 第九章 使用 NumPy 套件 9.1 初探 NumPy 陣列 9.2 陣列元素的提取 9.3 陣列的進階處理 第十章 NumPy 的數學運算 10.1 基本運算 10.2 陣列的進階運算處理 10.3 統計處理與資料排序 10.4 數學矩陣的相關運算 10.5 廣播運算 10.6 儲存 NumPy 陣列 第十一章 使用 Matplotlib 繪圖套件 11.1 Matplotlib 繪圖的基本認識 11.2 二維繪圖的修飾 11.3 填滿繪圖與極坐標繪圖 11.4 統計繪圖 11.5 等高線圖與三維繪圖 11.6 動畫的製作 第十二章 使用 Pandas 處理數據資料 12.1 一維的 Series 12.2 二維的 DataFrame 12.3 Pandas 的元素操作與運算 12.4 排序與統計函數 12.5 Pandas 的繪圖 12.6 存取 csv 檔與 pickle 檔 第十三章 網路爬蟲入門 13.1 認識網路爬蟲 13.2 使用 requests 發送 GET 請求 13.3 解析 HTML 與安裝 BeautifulSoup 13.4 實作:擷取網頁特定資訊 13.5 爬取 PTT 寵物板 第十四章 使用 Skimage 進行圖像處理 14.1 圖像的基本概念 14.2 圖像類型、儲存與色表應用 14.3 基礎圖像處理 14.4 進階圖像處理 14.5 圖像修復 附錄 A: 使用 Jupyter Notebook A.1 安裝 Jupyter 擴充功能 A.2 鍵入程式碼 A.3 儲存格的選取、複製、移動與刪除 A.4 存檔與離開 Jupyter Notebook A.5 Markdown 語法 A.6 於 Jupyter Notebook 裡製作目錄 附錄 B: Colab 的使用 B.1 啟動 Colab B.2 鍵入程式碼與文字儲存格 B.3 儲存格的選取、複製、移動與刪除 B.4 存檔與離開 Colab B.5 設定更舒適的操作環境 B.6 使用 Colab 的 AI 輔助學習 Python B.7 在 Colab 存取雲端硬碟裡的檔案 附錄 C: ASCII 碼表 英文索引
其他會員也一起購買
Verilog 晶片設計(第四版)(附範例光碟) 作(譯)者:林灶生 出版日:2022/3/24 出版商:全華 ISBN(13碼):9786263281189 書號:05579037 膠裝/424頁/16 K/單 本書特色 keyboard_arrow_down 1.作者將IC設計實務經驗深入於範例探討,且每一範例均經過模擬驗證。 2.本書除了基本的設計技巧外,亦說明多模組整合設計之技術。希望藉由此書帶領讀者進入以Verilog為主的各種相關設計領域中,熟悉Verilog語言全貌。 3.本書提供範例程式光碟,方便讀者使用。 fiber_manual_record內容簡介 keyboard_arrow_down 本書將IC設計實務經驗深入於範例探討,且每一範例均經過模擬驗證。除了基本的設計技巧外,亦說明多模組整合設計之技術。希望藉由此書帶領讀者進入以Verilog為主的各種相關設計領域中,熟悉Verilog語言全貌,更希望藉由它,幫助讀者完成各種晶片之設計。內容包含有:數位邏輯設計與Verilog發展沿革、Verilog設計風格與觀念、Verilog設計結構、閘層(Gate Level)描述、資料流描述設計、行為描述、函數及任務、自定邏輯電路與狀態機、Verilog程式設計技巧、電路的延遲時序設定、專題實務設計範例等,適合科大資工、電子、電機系教授「數位邏輯設計」、「數位邏輯設計實習」之課程或相關業界人士及有興趣之讀者使用。 fiber_manual_record目錄 keyboard_arrow_down 第1章 數位邏輯設計與Verilog發展沿革 1.1 電腦輔助設計與積體電路產業1-2 1.2 硬體描述語言(Hardware Description Language, HDL)1-4 1.3 積體電路晶片設計流程1-5 第2章 Verilog設計風格與觀念 2.1 Verilog設計風格2-2 2.1.1 設計者與變更原因2-2 2.1.2 設計內文說明2-2 2.1.3 設計過程注意事項2-3 2.2 Verilog基本觀念2-4 2.2.1 運算子(Operator)2-5 2.2.2 註解說明(Comment)與空格(White space)2-5 2.2.3 數字(Number)2-6 2.2.4 字串(Strings)2-8 2.2.5 識別字、關鍵字及系統函數(Identifiers, Keywords and Sy 2.2.6 將訊息顯示於標準之輸出2-10 2.2.7 模擬監視2-13 2.2.8 結束模擬2-14 第3章 Verilog設計結構 3.1 設計方法(Design methodologies)3-3 3.2 模組(Modules)3-4 3.3 連接埠(Ports)3-5 3.4 模組例證(Module instantiations)3-8 3.5 資料型態(Data types)3-9 3.5.1 數值集合3-9 3.5.2 連接線(Nets)3-10 3.5.3 暫存器(Registers)3-11 3.5.4 向量(Vectors)3-11 3.5.5 數字(Numbers)3-12 3.5.6 參數(Parameters)3-13 3.5.7 陣列(Array)與記憶體(Memory)3-14 3.5.8 三態(Tri-state)3-14 第4章 閘層(Gate Level)描述 4.1 and、or、nand、nor、xor及xnor閘4-2 4.2 buf及not閘4-4 4.3 實例說明4-6 4.4 多工器(Multiplexer)實例4-19 第5章 資料流描述設計(Dataflow Modeling) 5.1 連續指定(Continuous assignment )5-2 5.2 表示式(Expression)5-3 5.2.1 常數值表示式5-3 5.2.2 運算元(Operand)5-4 5.2.3 運算子(Operators)5-4 5.3 應用實例5-22 5.3.1 3對8解碼器5-22 5.3.2 4對2編碼器5-24 5.3.3 4位元加法器5-26 5.3.4 1對4解多工器5-29 5.3.5 3位元多數(Majority)位元表決器5-31 5.3.6 1位元全減器5-33 第6章 行為描述 6.1 程序結構(Procedual constructs)6-2 6.1.1 initial區塊6-2 6.1.2 Always區塊6-2 6.2 程序指定(Procedural assignment)6-8 6.2.1 方塊程序指定6-9 6.2.2 非方塊程序指定6-12 6.3 begin...end方塊敘述6-16 6.4 if敘述6-16 6.5 case敘述6-32 6.6 casez敘述6-39 6.7 casex敘述6-43 6.8 迴 圈6-46 6.8.1 for迴圈6-46 6.8.2 while迴圈6-60 6.8.3 forever迴圈6-61 6.8.4 repeat迴圈6-62 6.9 命名begin...end區塊敘述6-65 6.10 fork...join區塊敘述6-67 6.11 wait準位感測控制6-68 6.12 實用範例6-69 6.12.1 二位數BCD計數器6-69 6.12.2 四位元BCD加法器6-74 6.12.3 十六位元組雙埠RAM6-79 6.12.4 十六位元組單埠RAM6-83 第7章 函數及任務 7.1 函數(Function)7-2 7.2 任務(Task)7-12 7.3 函數呼叫函數7-18 7.4 任務呼叫函數及任務7-20 7.5 系統函數與任務7-23 7.5.1 與實數有關之系統函數與任務7-24 7.5.2 顯示($display)與寫入($write)之系統任務7-25 7.5.3 驅動器(drivers)計數系統函數$countdirvers7-25 7.5.4 檔案輸出系統任務7-26 7.5.5 完成執行之系統任務7-27 7.5.6 時序檢查系統之任務7-27 7.5.7 測試訊號系統任務7-28 7.5.8 載入記憶體系統任務7-29 7.5.9 時間刻度系統函數與任務7-30 7.5.10 儲存與重新啟動系統任務7-32 7.5.11 重置系統任務7-33 7.5.12 其他系統任務與函數7-33 第8章 自定邏輯電路與狀態機 8.1 自定邏輯電路設計方法8-3 8.2 自定組合邏輯電路8-3 8.3 自定序向邏輯電路8-7 8.4 狀態機8-11 8.4.1 Moore狀態機8-12 8.4.2 Mealy狀態機8-28 第9章 Verilog程式設計技巧 9.1 Verilog程式設計技巧9-2 9.1.1 如何設計可合成電路9-2 9.1.2 數學運算式之順序及群集9-3 9.1.3 if敘述與case敘述之比較9-4 9.2 編譯器指引(Compiler directives)9-5 9.2.1 `include9-5 9.2.2 `define與`undef9-7 9.2.3 `timescale9-8 ...
其他會員也一起購買
簡介 隨著IC製程技術的進步,近幾年來,IC之運算速度與複雜度也快速增加,而伴隨而來的IC設計技術與觀念亦日新月異。本書作者希望將個人三十多年來的教學研究經驗,藉由此書與有興趣的讀者分享。書中主要介紹數位IC設計相關的知識與技巧,透過簡易的範例實作與FPGA驗證模擬,希望能提供有志於數位IC設計的讀者們快速入門的機會。 目錄 Chapter 1 IC 設計流程 Chapter 2 Verilog 語法介紹 Chapter 3 組合邏輯電路 Chapter 4 循序邏輯電路 Chapter 5 數位系統設計 Chapter 6 FPGA 開發板範例介紹 Chapter 7 IC 設計競賽題目範例
其他會員也一起購買
原文書資訊 書名:Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 6/E IE 2018 <Pearson> 作者: Mano ISBN: 9781292231167 出版社: Pearson 出版年: 2018年 中文書資訊 書名: 數位邏輯設計 Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 作者: Mano/ 江昭暟 ISBN: 9789867696274 出版社: 鼎隆 出版年: 2019年
其他會員也一起購買
原文書資訊 書名:Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 6/E IE 2018 <Pearson> 作者: Mano ISBN: 9781292231167 出版社: Pearson 出版年: 2018年 中文書資訊 書名: 數位邏輯設計 Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 作者: Mano/ 江昭暟 ISBN: 9789867696274 出版社: 鼎隆 出版年: 2019年
類似書籍推薦給您
書名:iLAB FPGA 數位系統設計、模擬 測試與硬體除錯 作者:陳雲潮 出版社:東華 出版日期:2018/09/01 ISBN:9789574839575
類似書籍推薦給您
書名:數位系統設計(6版) 作者:王炳聰‧王瑋民‧黃清池 出版社:全威 出版日期:2017/08/00 ISBN:9789866964633