詳細資訊
Fpga Prototyping By Systemverilog Examples: Xilinx Microblaze Mcs Soc Edition ISBN13:9781119282662 出版社:John Wiley & Sons Inc 作者:Chu 裝訂/頁數:精裝/656頁 規格:25.7cm*18.3cm*3.6cm (高/寬/厚) 版次:2 出版日:2018/05/04
詳細資訊
Fpga Prototyping By Systemverilog Examples: Xilinx Microblaze Mcs Soc Edition ISBN13:9781119282662 出版社:John Wiley & Sons Inc 作者:Chu 裝訂/頁數:精裝/656頁 規格:25.7cm*18.3cm*3.6cm (高/寬/厚) 版次:2 出版日:2018/05/04
為您推薦
類似書籍推薦給您
類似書籍推薦給您
類似書籍推薦給您
類似書籍推薦給您
【簡介】 本書特色 1.詳細闡述時序邏輯電路“D型正反器”、“計數器”。 2.從多個角度闡述了FPGA的並行設計思維,對FPGA初學者難以理解的設計概念進行了深度剖析。 3.通過簡單的實例逐步理解FPGA的硬體設計思想,實現快速掌握FPGA設計方法的目的。 內容簡介 本書是針對FPGA初學者編著的入門級圖書,以高雲公司的FPGA和Verilog HDL為開發平臺,詳細闡述FPGA設計所需的基礎知識、基本語法、設計流程、設計技巧,全面、細緻、深刻地剖析了Verilog HDL與C語言等傳統順序語言的本質區別,使讀者通過簡單的實例逐步理解FPGA的硬體設計思想,實現快速掌握FPGA設計方法的目的。本書思路清晰、語言流暢、分析透徹,在簡明闡述設計方法的基礎上,重點辨析讀者易於與常規順序語言混淆的概念,力求使讀者在較短的時間內理解硬體程式設計思想,掌握FPGA設計方法。 【目錄】 第一篇 基礎篇 第1章 必備的數位邏輯電路知識 1.1 數位邏輯和邏輯電壓準位(Logic Level) 1.2 布林代數 1.3 組合邏輯電路基礎 1.4 時序邏輯電路基礎 1.5 小結 第2章 可程式化邏輯元件基礎 2.1 可程式化邏輯元件的歷史 2.2 FPGA的發展趨勢 2.3 FPGA的結構 2.4 FPGA與其他處理平臺的比較 2.5 工程中如何選擇FPGA元件 2.6 小結 第3章 準備好開發環境 3.1 安裝FPGA開發環境 3.2 開發平臺CGD100簡介 3.3 Verilog HDL基本語法 3.4 小結 第二篇 初識篇 第4章 FPGA設計流程——LED流水燈電路 4.1 FPGA設計流程 4.2 流水燈設計實例要求 4.3 讀懂電路原理圖 4.4 流水燈的設計輸入 4.5 程式檔下載 4.6 小結 第5章 從組合邏輯電路學起 5.1 從最簡單的反及閘電路開始 5.2 設計複雜一點的投票電路 5.3 ModelSim模擬電路功能 5.4 典型組合邏輯電路Verilog HDL設計 5.5 LED數碼管靜態顯示電路設計 5.6 小結 第6章 時序邏輯電路的靈魂—D型正反器 6.1 深入理解D型正反器 6.2 D型正反器的描述方法 6.3 初試牛刀——邊緣檢測電路設計 6.4 連續序列檢測電路——邊緣檢測電路的升級 6.5 任意序列檢測器——感受D型正反器的強大 6.6 小結 第7章 時序邏輯電路的精華——計數器 7.1 簡單的十六進位計數器 7.2 十進位計數器 7.3 計數器是流水燈的核心 7.4 Verilog的本質是並行語言 7.5 呼吸燈電路設計 7.6 小結 第三篇 入門篇 第8章 設計簡潔美觀的碼錶電路 8.1 設定一個目標——4位元碼錶電路 8.2 頂層檔的Verilog HDL設計 8.3 設計一個完善的LED數碼管顯示模組 8.4 碼錶計數模組的Verilog HDL設計 8.5 按鍵防彈跳模組的Verilog HDL設計 8.6 小結 第9章 數位密碼鎖電路設計 9.1 數位密碼鎖的功能描述 9.2 規劃好數位密碼鎖的功能模組 9.3 數位密碼鎖功能子模組設計 9.4 小結 第10章 簡易電子琴電路設計 10.1 音符產生原理 10.2 琴鍵功能電路設計 10.3 自動演奏樂曲《梁祝》 10.4 完整的電子琴電路設計 10.5 小結 第11章 應用廣泛的串列埠通訊電路 11.1 RS-232串列埠通訊的概念 11.2 串列埠硬體電路原理分析 11.3 串列埠通訊電路Verilog HDL設計 11.4 採用串列埠控制碼錶電路 11.5 小結 第12章 對狀態機的討論 12.1 有限狀態機的概念 12.2 狀態機的Verilog設計方法 12.3 計數器電路的狀態機描述方法 12.4 序列檢測器的狀態機描述方法 12.5 小結 第四篇 進階篇 第13章 基本的時序約束方法 13.1 電路的速度極限 13.2 時序約束方法 13.3 速度與面積的取捨 13.4 小結 第14章 採用IP核設計 14.1 FPGA設計中的“拿來主義”——使用IP核 14.2 時鐘IP核 14.3 乘法器IP核 14.4 記憶體IP核 14.5 小結 第15章 採用線上邏輯分析儀偵錯工具 15.1 線上邏輯分析儀的優勢 15.2 GAO的使用流程 15.3 採用GAO除錯串列埠通訊程式 15.4 小結 第16章 常用的FPGA設計技巧 16.1 預設接腳狀態設置 16.2 重置信號的處理方法 16.3 合理利用時鐘致能信號設計 16.4 利用移位相加實現乘法運算 16.5 根據晶片結構制定設計方案 16.6 浮點乘法器設計 16.7 小結
類似書籍推薦給您
FPGA可程式化邏輯設計實習:使用Verilog HDL與Xilinx Vivado ISBN13:9786263283251 出版社:全華圖書 作者:宋啓嘉-編 裝訂/頁數:平裝/328頁 附件:CD 規格:26cm*19cm*1.5cm (高/寬/厚) 版次:3 出版日:2022/09/01 中國圖書分類:電子工程 內容簡介 現今可程式化邏輯FPGA相關之實習課程已然成為國內大專院校資訊、電機等相關科系學生必修的專業課程,另一方面在產業界,FPGA亦已被廣泛的被用來作為快速成品設計及邏輯產品驗證平台。本書首重為讀者介紹如何在FPGA開發平台上使用Verilog HDL硬體描述語言與Xilinx Vivado完成相關數位電路設計與專題實作,使讀者了解可程式化邏輯之設計方向並掌握其基礎設計能力。 本書特色 1.本書以淺顯易懂方式使用Verilog HDL硬體描述語言與Xilinx Vivado開發工具學習相關數位邏輯電路設計與FPGA實作。 2.EGO1 FPGA開發板周邊採用多種類型感測週邊與I/O介面可供讀者進行專題設計,書內亦附上多種實務範例做為參考。 3.本書合適於第一次接觸FPGA可程式化邏輯電路設計讀者,內容詳盡細膩,推薦對於可程式化邏輯電路設計有興趣的人士閱讀。 目錄 Chapter1 概論 1-1 EGO1 可程式化邏輯開發板 1.1.1 一元素 Xilinx EGO1 1-2 Xilinx Vivado介紹 1.2.1 Vivado FPGA 開發工具 1.2.2 Vivado軟體下載 1.2.3 安裝 Xilinx Vivado 1-3 開始使用 Vivado Xilinx 1.3.1 建立Vivado專案1 1.3.2 建立Vivado專案2 1.3.3 I/O腳位的指定 1.3.4 產生bitstream之分析與合成 1.3.5 FPGA的燒錄 1-4 FPGA 現場可程式化邏輯閘陣列原理 1.4.1 CPLD/FPGA 可規劃邏輯元件 1.4.2 可規劃邏輯單元CLB Chapter2 加法器電路設計 2-1 半加器 2.1.1 創建半加器 2.1.2 模擬半加器 2-2 全加器 2.2.1 創建全加器電路 2.2.2 模擬全加器 2-3 四位元加法器 2.3.1 電路圖編輯四位元加法器 2.3.2 模擬四位元加法器 2-4 練習題 2.4.1 八位元加法器 2.4.2 四位元乘法器 Chapter3 Verilog硬體描述語言 3-1 Verilog簡介 3.1.1 硬體描述語言Verilog 3.1.2 Verilog基本語法 3-2 模組與階層化設計 3.2.1 階層化設計 3-3 加法器比較 3.3.1 前瞻進位加法器 3.3.2 八位元漣波進位加法器與八位元前瞻進位加法器性能比較 3-4 Verilog語法與範例 3.4.1 四位元比較器與運算子 3.4.2 Verilog數字表達 3.4.3 四位元ALU算術邏輯單元 3.4.4 計數器 3.4.5 2對1選擇器 3.4.6 FIFO數據緩衝器 3.4.7 16乘8唯讀記憶體 3-5 練習題 3.5.1 八位元加法器比較 3.5.2 解碼器編碼器設計 3.5.3 算術移位運算單元 3.5.4 進位器跳躍加法 3.5.5 4對1選擇器 Chapter4 除頻器 4-1 除頻器設計 4.1.1 除2之除頻器 4.1.2 模擬除2之除頻器 4-2 除50除頻器設計 4.2.1 VERILOG編輯除50之除頻器 4.2.2 模擬除50之除頻器 4-3 除頻器整合設計 4.3.1 除頻器模組整合 4.3.2 整合除頻器的驗證 Chapter5 EGO1基本單元 LED燈、七段顯示器、按鈕、指撥器 5-1 LED跑馬燈設計 5.1.1 電路圖編輯跑馬燈 5.1.2 Verilog狀態機 5-2 七段顯示器設計 5.2.1 電路圖編輯七段顯示器 5.2.2 七段顯示器實作 5-3 按鈕開關(KEY)設計 5.3.1 電路圖編輯按鈕開關 5-4 指撥器控制LED 5-5 練習題 5.5.1 跑馬燈1 5.5.2 跑馬燈2 5.5.3 七段顯示器 Chapter6 轉換器 6-1 類比/數位轉換器(ADC) 6.1.1 類比/數位轉換器ADC介紹 6.1.2 ADC0804 動作順序 6-2 Xilinx XADC 類比/數位轉換器 6.2.1 XADC類比/數位轉換器實作 6-3 數位/類比轉換器(DAC) 6.3.1 DAC0832介紹 6.3.2 電路圖編輯數位/類比轉換器 6.3.3 數位/類比轉換器實作 6-4 練習題 6.4.1 用按鈕紀錄XADC轉換結果 6.4.2 實驗DAC0832轉換控制 Chapter7 UART 串列埠 7-1 UART串列埠簡介 7-2 UART串列埠基本操作 7-3 練習題 7.3.1 UART打字機 7.3.2 以UART顯示XADC轉換結果 Chapter8 8乘8 LED 矩陣 8-1 8乘8 LED矩陣 8.1.1 8乘8 LED 矩陣及解碼器介紹 8.1.2 電路圖編輯 8.1.3 LED 矩陣實作 8-2 小綠人 8.2.1 小綠人之電路圖編輯 8.2.2 小綠人之LED 矩陣實作 8-3 8乘8 LED矩陣增加亮度 8.3.1 整體電路介紹 8-4 練習題 8.4.1 擲骰子 8.4.2 紅綠燈 Chapter9 VGA 輸出控制 9-1 VGA控制訊號 9.1.1 VGA 時序規格 9.1.2 電路圖編輯VGA 9.1.3 VGA 圖形輸出實作 9-2 練習題 9.2.1 改變移動方向 9.2.2 改變顏色及圖案 Chapter10 專題設計 10-1 音樂盒 10.1.1 音樂盒電路圖 10-2 數位時鐘 10.2.1 數位時鐘電路圖 10.2.2 數位時鐘之實作結果 10-3 閃子彈遊戲 10.3.1 閃子彈遊戲電路圖 10.3.2 閃子彈遊戲之實作結果 10-4 練習題 10.4.1 鬧鐘 10.4.2 骰子比大小遊戲 10.4.3 音樂播放器 10.4.4 約翰找鑰匙遊戲 附錄 1 附1-A HY-SRF05測距雷達 附1-B 4乘4數字鍵盤 附1-C 伺服馬達 附1-D LFSR亂數產生器 附1-E VGA Pattern產生器 附1-F 炸彈人 附1-G google 小恐龍 附1-H 密碼鎖 附1-I EGO1 開發板XDC 腳位設定 附錄 2 附2-A 32 位元MicroBlaze 處理器SoPC系統層級設計 附2-B Vivaodo 配置MicroBlaze 嵌入式處理器 附2-C Vivado SDK 程式範例 附2-D MicroBlaze 嵌入式處理器置配4位元乘法器IP