定價: | ||||
售價: | 551元 | |||
庫存: | 已售完 | |||
LINE US! | 詢問這本書 團購優惠、書籍資訊 等 | |||
此書籍已售完,調書籍需2-5工作日。建議與有庫存書籍分開下單 | ||||
付款方式: | 超商取貨付款 |
![]() |
|
信用卡 |
![]() |
||
線上轉帳 |
![]() |
||
物流方式: | 超商取貨 | ||
宅配 | |||
門市自取 |
為您推薦
類似書籍推薦給您
Verilog 硬體描述語言數位電路-設計實務 ISBN13:9789574999880 出版社:儒林出版社 作者:鄭信源 裝訂/頁數:平裝/576頁 規格:23cm*17cm*2.8cm (高/寬/厚) 版次:11 出版日:2022/08/01 中國圖書分類:電腦製造 內容簡介 本書深入淺出地介紹Verilog硬體描述語言的特性,以及電腦輔助設計工具(CAD)。 Verilog語言是一種一般性的硬體描述語言,它的語法與C語言相似,易學易用。本書是以邏輯合成的方式寫成的,可讓剛開始使用Verilog來 設計數位電路的新手們,用起來很上手。 本書目的在於藉由學習Verilog語言的過程中去瞭解硬體描述語言的設計概念,進而完成設計數位晶片的最終目標。本版新增資料驗證電路,且增強Verilog 2001特色。 目錄 第一章 數位電路的設計觀念 第二章 Verilog硬體描述語言簡介 第三章 Verilog的模組與架構 第四章 能否用於電路合成的Verilog語法 第五章 Verilog的敘述 第六章 Verilog電路設計的基本觀念 第七章 算術運算 第八章 組合邏輯電路與簡易的算術邏輯運算 第九章 循序邏輯電路 第十章 有限狀態機器 第十一章 進階設計概念 第十二章 記憶體設計與應用 第十三章 資料驗證電路 第十四章 Verilog 2001增強特色 第十五章 Verilog的檔案處理與除錯輔助功能 第十六章 User Defined Primitives 附錄A Verilog的識別字(Keywords)
類似書籍推薦給您
數位積體電路設計─從IC Design的實務面介紹Verilog硬體描述語言(DVD Inside) +作者:夏大維著 +年份:2016 年1 版 +ISBN:9789865647339 +書號:EE0443 +規格:16開/平裝/單色 +頁數:448 +出版商:滄海 1.以作者20多年專業IC設計的經驗傳承為主軸,有別於一般傳統Verilog語法教學與撰寫程序為主,因此本書是以專業、實務的角度,以培育優秀的IC設計工程師、研發經理與帶領團隊為目標,介紹Verilog的語法和實務上的細節。 2.本書特別著重Verilog語法與實務的融會貫通,力求利用淺顯的文字及適當的釋例,解說Verilog觀念與IC設計的關聯性,以協助讀者掌握文中的重要概念,使讀者進一步了解Verilog與IC電子電路的關係。 3.每章章末的習題均與章前的學習目標搭配,幫助讀者對該章重要概念之掌握。另外,本書隨附光碟中涵括許多IC設計之相關專業論文與專業軟體,能幫助讀者快速與國際接軌,以提升IC設計的專業素質。 4.本書適時介紹台灣的半導體產業,與上、中、下游各公司的分工關係,提供讀者生涯規劃與職前面試的參考。 目錄 第1章 數位 IC 的設計觀念 第2章 Verilog 的演進與電子設計自動化 第3章 Verilog 的模組與架構 第4章 Verilog 的敘述與電路設計 第5章 組合邏輯電路與算術邏輯運算 第6章 循序邏輯電路 第7章 有限狀態機器 第8章 記憶體設計與應用 第9章 Verilog 2001 增強特色 第10章 重要的網站與免費 IP 資源 附錄A 關鍵字、系統任務與函式、編譯器指令的列表 附錄B 正式的語法定義
類似書籍推薦給您
【中文書】 書名:Verilog硬體描述語言實務(第三版)(附範例光碟) 作者:鄭光欽, 周靜娟, 黃孝祖, 顏培仁, 吳明瑞 出版社:全華 出版日期:2016/09/26 ISBN:9789864633340 內容簡介 本書以實用電路設計為主軸,強調做中學的學習方式,依序透過各電路範例程式的介紹,讀者自然而然就可以理解各語法敘述的使用。必要時,本書會對於同一個電路範例引用數個不同的Verilog 程式寫法,讀者藉由比較分析,可得旁徵博引、舉一反三的學習效果。各範例章節後面皆附有精選習題,可供學習成果的評量。Verilog的功能完整強大,足以滿足各種VLSI應用設計的要求。本書內容涵蓋常用的Verilog語法敘述及應用範例,適合科大電子、電機、資工系「硬體描述語言」課程使用。 目錄 第一章 數位邏輯電路設計簡介 1-1 數位邏輯電路之實現方法 1-2 數位電路設計流程 第二章 Verilog簡介 2-1 什麼是Verilog 2-2 Verilog程式設計流程 2-3 Verilog程式基本架構 2-4 模擬與測試平台 第三章 Verilog資料類型 3-1 邏輯準位與信號強度 3-2 連接線資料 3-3 暫存器資料 3-4 向量資料與多進制表示 3-5 數字資料 3-6 陣列與記憶體資料 3-7 參數 第四章 邏輯閘層次之敘述 4-1 基本邏輯閘 4-2 實例說明 第五章 資料流層次之敘述 5-1 assign連續指定 5-2 運算子 5-3 綜合範例 第六章 行為層次之敘述 6-1 always程序結構區塊 6-2 阻隔性與非阻隔性指定敘述 6-3 if-else敘述 6-4 case、casez與casex敘述 6-5 迴圈敘述 第七章 組合邏輯電路設計 7-1 何謂組合邏輯電路 7-2 一個設計範例(四位元2補數產生器) 7-3 程式範例 第八章 序向邏輯電路設計 8-1 何謂序向邏輯電路 8-2 一個設計範例 8-3 程式範例 第九章 模組化與階層化設計 9-1 模組化和階層化設計的觀念 9-2 模組例證 9-3 自訂邏輯電路 9-4 函數 9-5 任務 第十章 Verilog應用範例 10-1 去彈跳電路 10-2 BCD除頻器 10-3 使用蜂鳴器產生音階聲音 10-4 0到999之BCD上數計數器 10-5 時分秒計時器 10-6 七段多工顯示之時分秒計時器 10-7 電子骰子遊戲 10-8 鍵盤輸入 10-9 叫號機 10-10 三色點矩陣顯示器多工掃描 10-11 LCD液晶顯示模組 10-12 DAC數位類比轉換器 第十一章 編譯指令與系統任務 11-1 編譯指令 11-2 程序結構區塊與模擬用系統任務 11-3 檔案處理系統任務 11-4 產生重複性模擬信號 附錄 Xilinx ISE發展環境簡介 A-1 下載新版Xilinx ISE A-2 安裝Xilinx ISE WebPACK A-3 Xilinx ISE簡易操作說明