數位邏輯設計(Digital Design with an Introduction to the Verilog HDL, VHDL, and System Verilog) 6/E (6版)
其他會員也一起購買
原文書資訊
書名:Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 6/E IE 2018 <Pearson>
作者: Mano
ISBN: 9781292231167
出版社: Pearson
出版年: 2018年
中文書資訊
書名: 數位邏輯設計 Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog
作者: Mano/ 江昭暟
ISBN: 9789867696274
出版社: 鼎隆
出版年: 2019年
立即查看
Verilog晶片設計 (附CD) (4版)
其他會員也一起購買
Verilog 晶片設計(第四版)(附範例光碟)
作(譯)者:林灶生
出版日:2022/3/24
出版商:全華
ISBN(13碼):9786263281189
書號:05579037
膠裝/424頁/16 K/單
本書特色
keyboard_arrow_down
1.作者將IC設計實務經驗深入於範例探討,且每一範例均經過模擬驗證。
2.本書除了基本的設計技巧外,亦說明多模組整合設計之技術。希望藉由此書帶領讀者進入以Verilog為主的各種相關設計領域中,熟悉Verilog語言全貌。
3.本書提供範例程式光碟,方便讀者使用。
fiber_manual_record內容簡介
keyboard_arrow_down
本書將IC設計實務經驗深入於範例探討,且每一範例均經過模擬驗證。除了基本的設計技巧外,亦說明多模組整合設計之技術。希望藉由此書帶領讀者進入以Verilog為主的各種相關設計領域中,熟悉Verilog語言全貌,更希望藉由它,幫助讀者完成各種晶片之設計。內容包含有:數位邏輯設計與Verilog發展沿革、Verilog設計風格與觀念、Verilog設計結構、閘層(Gate Level)描述、資料流描述設計、行為描述、函數及任務、自定邏輯電路與狀態機、Verilog程式設計技巧、電路的延遲時序設定、專題實務設計範例等,適合科大資工、電子、電機系教授「數位邏輯設計」、「數位邏輯設計實習」之課程或相關業界人士及有興趣之讀者使用。
fiber_manual_record目錄
keyboard_arrow_down
第1章 數位邏輯設計與Verilog發展沿革
1.1 電腦輔助設計與積體電路產業1-2
1.2 硬體描述語言(Hardware Description Language, HDL)1-4
1.3 積體電路晶片設計流程1-5
第2章 Verilog設計風格與觀念
2.1 Verilog設計風格2-2
2.1.1 設計者與變更原因2-2
2.1.2 設計內文說明2-2
2.1.3 設計過程注意事項2-3
2.2 Verilog基本觀念2-4
2.2.1 運算子(Operator)2-5
2.2.2 註解說明(Comment)與空格(White space)2-5
2.2.3 數字(Number)2-6
2.2.4 字串(Strings)2-8
2.2.5 識別字、關鍵字及系統函數(Identifiers, Keywords and Sy
2.2.6 將訊息顯示於標準之輸出2-10
2.2.7 模擬監視2-13
2.2.8 結束模擬2-14
第3章 Verilog設計結構
3.1 設計方法(Design methodologies)3-3
3.2 模組(Modules)3-4
3.3 連接埠(Ports)3-5
3.4 模組例證(Module instantiations)3-8
3.5 資料型態(Data types)3-9
3.5.1 數值集合3-9
3.5.2 連接線(Nets)3-10
3.5.3 暫存器(Registers)3-11
3.5.4 向量(Vectors)3-11
3.5.5 數字(Numbers)3-12
3.5.6 參數(Parameters)3-13
3.5.7 陣列(Array)與記憶體(Memory)3-14
3.5.8 三態(Tri-state)3-14
第4章 閘層(Gate Level)描述
4.1 and、or、nand、nor、xor及xnor閘4-2
4.2 buf及not閘4-4
4.3 實例說明4-6
4.4 多工器(Multiplexer)實例4-19
第5章 資料流描述設計(Dataflow Modeling)
5.1 連續指定(Continuous assignment )5-2
5.2 表示式(Expression)5-3
5.2.1 常數值表示式5-3
5.2.2 運算元(Operand)5-4
5.2.3 運算子(Operators)5-4
5.3 應用實例5-22
5.3.1 3對8解碼器5-22
5.3.2 4對2編碼器5-24
5.3.3 4位元加法器5-26
5.3.4 1對4解多工器5-29
5.3.5 3位元多數(Majority)位元表決器5-31
5.3.6 1位元全減器5-33
第6章 行為描述
6.1 程序結構(Procedual constructs)6-2
6.1.1 initial區塊6-2
6.1.2 Always區塊6-2
6.2 程序指定(Procedural assignment)6-8
6.2.1 方塊程序指定6-9
6.2.2 非方塊程序指定6-12
6.3 begin...end方塊敘述6-16
6.4 if敘述6-16
6.5 case敘述6-32
6.6 casez敘述6-39
6.7 casex敘述6-43
6.8 迴 圈6-46
6.8.1 for迴圈6-46
6.8.2 while迴圈6-60
6.8.3 forever迴圈6-61
6.8.4 repeat迴圈6-62
6.9 命名begin...end區塊敘述6-65
6.10 fork...join區塊敘述6-67
6.11 wait準位感測控制6-68
6.12 實用範例6-69
6.12.1 二位數BCD計數器6-69
6.12.2 四位元BCD加法器6-74
6.12.3 十六位元組雙埠RAM6-79
6.12.4 十六位元組單埠RAM6-83
第7章 函數及任務
7.1 函數(Function)7-2
7.2 任務(Task)7-12
7.3 函數呼叫函數7-18
7.4 任務呼叫函數及任務7-20
7.5 系統函數與任務7-23
7.5.1 與實數有關之系統函數與任務7-24
7.5.2 顯示($display)與寫入($write)之系統任務7-25
7.5.3 驅動器(drivers)計數系統函數$countdirvers7-25
7.5.4 檔案輸出系統任務7-26
7.5.5 完成執行之系統任務7-27
7.5.6 時序檢查系統之任務7-27
7.5.7 測試訊號系統任務7-28
7.5.8 載入記憶體系統任務7-29
7.5.9 時間刻度系統函數與任務7-30
7.5.10 儲存與重新啟動系統任務7-32
7.5.11 重置系統任務7-33
7.5.12 其他系統任務與函數7-33
第8章 自定邏輯電路與狀態機
8.1 自定邏輯電路設計方法8-3
8.2 自定組合邏輯電路8-3
8.3 自定序向邏輯電路8-7
8.4 狀態機8-11
8.4.1 Moore狀態機8-12
8.4.2 Mealy狀態機8-28
第9章 Verilog程式設計技巧
9.1 Verilog程式設計技巧9-2
9.1.1 如何設計可合成電路9-2
9.1.2 數學運算式之順序及群集9-3
9.1.3 if敘述與case敘述之比較9-4
9.2 編譯器指引(Compiler directives)9-5
9.2.1 `include9-5
9.2.2 `define與`undef9-7
9.2.3 `timescale9-8
...
立即查看
Verilog硬體描述語言 (第2版/附光碟) (2版)
其他會員也一起購買
【中文翻譯書】
(附光碟)
書名:Verilog硬體描述語言 第二版
原文書名:Verilog HDL A Guide to Digital Design and Synthesis 2/e
原文作者:Samir Palnitkar
中文譯者:黃稚存
ISBN:9789861541044
1 . 本書涵蓋Verilog的廣泛內容,包含基礎Verilog語言到高階Verilog語言,都有詳盡的分析與討論。
2 . 本書對Verilog語言有充份的探討及實例說明,能幫助讀者了解Verilog的程式結構,進而學會完成設計IC的方法。
本書涵蓋Verilog HDL的廣泛內容,對邏輯合成部份有深入的探討並輔以實例說明。本書內容包含運用Verilog、階層模組的觀念、Verilog的基本概念、邏輯閘層次模型、資料處理模組、行為模型、任務與函數、有用的程式技巧及高階Verilog的邏輯設計、本書適合作為大學電子、資工「VHDL設計」、「VHDL晶片設計」等課程所使用。
立即查看
Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog (6版)
其他會員也一起購買
原文書資訊
書名:Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog 6/E IE 2018 <Pearson>
作者: Mano
ISBN: 9781292231167
出版社: Pearson
出版年: 2018年
中文書資訊
書名: 數位邏輯設計 Digital Design: With an Introduction to The Verilog HDL, VHDL and System Verilog
作者: Mano/ 江昭暟
ISBN: 9789867696274
出版社: 鼎隆
出版年: 2019年
原價:
1380
售價:
1283
現省:
97元
立即查看
Electric Machinery Fundamentals (5版)
其他會員也一起購買
書名:Electric Machinery Fundamentals 5/E
作者:Chapman
出版社:McGraw-Hill
出版日期:2012/12/00
ISBN:9780071325813
原價:
1240
售價:
1166
現省:
74元
立即查看
數位積體電路設計─從IC Design的實務面介紹Verilog硬體描述語言(DVD Inside)
其他會員也一起購買
數位積體電路設計─從IC Design的實務面介紹Verilog硬體描述語言(DVD Inside)
+作者:夏大維著
+年份:2016 年1 版
+ISBN:9789865647339
+書號:EE0443
+規格:16開/平裝/單色
+頁數:448
+出版商:滄海
1.以作者20多年專業IC設計的經驗傳承為主軸,有別於一般傳統Verilog語法教學與撰寫程序為主,因此本書是以專業、實務的角度,以培育優秀的IC設計工程師、研發經理與帶領團隊為目標,介紹Verilog的語法和實務上的細節。
2.本書特別著重Verilog語法與實務的融會貫通,力求利用淺顯的文字及適當的釋例,解說Verilog觀念與IC設計的關聯性,以協助讀者掌握文中的重要概念,使讀者進一步了解Verilog與IC電子電路的關係。
3.每章章末的習題均與章前的學習目標搭配,幫助讀者對該章重要概念之掌握。另外,本書隨附光碟中涵括許多IC設計之相關專業論文與專業軟體,能幫助讀者快速與國際接軌,以提升IC設計的專業素質。
4.本書適時介紹台灣的半導體產業,與上、中、下游各公司的分工關係,提供讀者生涯規劃與職前面試的參考。
目錄
第1章 數位 IC 的設計觀念
第2章 Verilog 的演進與電子設計自動化
第3章 Verilog 的模組與架構
第4章 Verilog 的敘述與電路設計
第5章 組合邏輯電路與算術邏輯運算
第6章 循序邏輯電路
第7章 有限狀態機器
第8章 記憶體設計與應用
第9章 Verilog 2001 增強特色
第10章 重要的網站與免費 IP 資源
附錄A 關鍵字、系統任務與函式、編譯器指令的列表
附錄B 正式的語法定義
立即查看
CMOS電路設計與模擬-使用LTspice(附範例光碟)
其他會員也一起購買
CMOS電路設計與模擬-使用LTspice(附範例光碟)
ISBN13:9789865037765
出版社:全華圖書
作者:鍾文耀
裝訂/頁數:平裝/216頁
規格:26cm*19cm (高/寬)
重量:430克
出版日:2021/06/11
中國圖書分類:電子工程
內容簡介
本書共分六章,採循序漸進、由淺入深的方式讓讀者瞭解LTspice強大的功能與應用。第一章在說明什麼是IC設計、SPICE基礎的核心分析功能及LTspice軟體安裝;第二章在講解元件符號定義、元件工作原理,並以直流分析之模擬實例來解說;第三章主要探討數位積體電路的核心基礎電路,以及反相器的直流特性分析;第四章探討時變訊號饋入數位邏輯閘的時間領域暫態分析,並利用LTspice協助進行數位邏輯閘動態參數的萃取與測試電路驗證;第五章說明MOS元件的小訊號等效模型的建立;第六章主要是將前面所學的直流、暫態與交流分析基礎,繼續利用LTspice進行實際之數位與類比子電路分析。本書適用於大學、科大資工、電子、電機系「積體電路分析與模擬」、「電腦輔助電路設計」課程或相關業界人士及有興趣之讀者。
目錄
1章 IC設計與SPICE綜論
1-1 什麼是IC設計
1-2 為什麼要使用SPICE
1-3 LTspice軟體安裝
1-4 結論與延伸閱讀資料
1-5 習題及SPICE實作
2章 LTspice快速入門指引
2-1 視窗功能簡介
2-2 文字網表之結構
2-3 重疊定理之應用
2-4 SPICE分析之應用探討
2-5 結論與延伸閱讀資料
2-6 習題及SPICE實作
3章 MOS元件及反相器之直流分析
3-1 簡介
3-2 MOS元件特性分析
3-3 理想反相器特性
3-4 反相器直流效能參數
3-5 反相器MOSFET尺寸計算
3-6 .SUBCKT子電路概念
3-7 結論與延伸閱讀資料
3-8 習題及SPICE實作
4章 標準電路元之特性分析
4-1 簡介
4-2 激勵信號與時變波形描述
4-3 暫態與時間參數分析
4-4 .measure敘述與應用
4-5 環形振盪器分析
4-6 結論與參考資料
4-7 習題及SPICE實作
5章 SPICE之交流分析
5-1 AC分析簡介
5-2 放大器模型建置
5-3 小訊號模型與交流分析
5-4 波德圖與頻率響應分析
5-5 AC分析敘述與應用
5-6 放大器交流分析範例
5-7 結論與延伸閱讀資料
5-8 習題及SPICE實作
6章 核心電路之SPICE分析與探討
6-1 非重疊二相時脈產生器
6-2 類比式比較器之分析
6-3 電流鏡之特性分析
6-4 偏壓電路及帶隙參考電路分析
6-5 9-bit數位類比放大器分析
6-6 結論與延伸閱讀資料
6-7 習題及SPICE實作
立即查看
類比CMOS積分電路設計詳解 (1版)
其他會員也一起購買
【書籍印製時偶有輕微墨點,不介意再下單】
類比CMOS積分電路設計習題詳解
ISBN13:9789571206523
出版社:曉園
作者:B. RAZAVI
裝訂:平裝
出版日:2007/06/01
中國圖書分類:電氣工程
內容簡介
研習理工的同學,都有一種認識,那就是,一本書的習題往往是該書的精華所在,藉著習題的印證,才能對書中的原理原則徹底的吸收與了解。
有鑒於此,曉園出版社特地請了許多在本科上具有相當研究與成就的人士,精心出版了一系列的題解叢書,為各該科目的研習,作一番介紹與鋪路的工作。
一個問題的解答方法,常因思惟的角度而異。曉園題解叢書,毫無疑問的都是經過一番精微的思考與分析而得。其目的在提供對各該科目研讀時的參考與比較;而對於一般的自修者,則有啟發與提示的作用。希望讀者能藉這一系列題解叢書的幫助,而在本身的學問進程上有更上層樓的成就。
立即查看
書名:工程數學(第五版)
作者:許世壁‧邱創雄
出版社:高立
出版日期:2019/06/00
ISBN:9789863782070
內容簡介
本書內容完整涵蓋工程領域相關科系應具備的基本理論、專業應用及深化研習所需的工程數學題材,可作為工程數學的教科書或延伸學習與自修的參考書。
本書易教、易學且易懂,編寫理念著重於學習路徑引導,內容設計強調思維與推導歷程,以避免填鴨式的強迫牢記條列公式,並提供讀者脈絡式的學習與訓練。
本書共九章,每章結尾針對該章學習內容特別撰寫「總結與討論」,藉由簡明扼要的方式介紹作者的教學與研究心得,以提升讀者學習興趣並拓展學習效益,進而培養更宏觀的視野,並擁有應用工程數學解決專業及實際問題的能力。
目錄
Chapter 1 一階微分方程式
Chapter 2 線性微分方程式
Chapter 3 拉氏轉換
Chapter 4 線性微分方程式的級數解
Chapter 5 矩陣與行列式
Chapter 6 向量分析
Chapter 7 傅立葉級數與轉換
Chapter 8 偏微分方程式
Chapter 9 複變函數論
中英文索引
立即查看
(舊版)VERILOG硬體描述語言數位電路 設計實務(第三版) <儒林> (3版)
類似書籍推薦給您
立即查看
VERILOG 硬體描述語言數位電路設計實務(附1CD)<儒林>暫缺6月份才有書
類似書籍推薦給您
立即查看
VERILOG 硬體描述語言數位電路設計實務
類似書籍推薦給您
立即查看
Verilog硬體描述語言實務 (3版)
類似書籍推薦給您
【中文書】
書名:Verilog硬體描述語言實務(第三版)(附範例光碟)
作者:鄭光欽, 周靜娟, 黃孝祖, 顏培仁, 吳明瑞
出版社:全華
出版日期:2016/09/26
ISBN:9789864633340
內容簡介
本書以實用電路設計為主軸,強調做中學的學習方式,依序透過各電路範例程式的介紹,讀者自然而然就可以理解各語法敘述的使用。必要時,本書會對於同一個電路範例引用數個不同的Verilog 程式寫法,讀者藉由比較分析,可得旁徵博引、舉一反三的學習效果。各範例章節後面皆附有精選習題,可供學習成果的評量。Verilog的功能完整強大,足以滿足各種VLSI應用設計的要求。本書內容涵蓋常用的Verilog語法敘述及應用範例,適合科大電子、電機、資工系「硬體描述語言」課程使用。
目錄
第一章 數位邏輯電路設計簡介
1-1 數位邏輯電路之實現方法
1-2 數位電路設計流程
第二章 Verilog簡介
2-1 什麼是Verilog
2-2 Verilog程式設計流程
2-3 Verilog程式基本架構
2-4 模擬與測試平台
第三章 Verilog資料類型
3-1 邏輯準位與信號強度
3-2 連接線資料
3-3 暫存器資料
3-4 向量資料與多進制表示
3-5 數字資料
3-6 陣列與記憶體資料
3-7 參數
第四章 邏輯閘層次之敘述
4-1 基本邏輯閘
4-2 實例說明
第五章 資料流層次之敘述
5-1 assign連續指定
5-2 運算子
5-3 綜合範例
第六章 行為層次之敘述
6-1 always程序結構區塊
6-2 阻隔性與非阻隔性指定敘述
6-3 if-else敘述
6-4 case、casez與casex敘述
6-5 迴圈敘述
第七章 組合邏輯電路設計
7-1 何謂組合邏輯電路
7-2 一個設計範例(四位元2補數產生器)
7-3 程式範例
第八章 序向邏輯電路設計
8-1 何謂序向邏輯電路
8-2 一個設計範例
8-3 程式範例
第九章 模組化與階層化設計
9-1 模組化和階層化設計的觀念
9-2 模組例證
9-3 自訂邏輯電路
9-4 函數
9-5 任務
第十章 Verilog應用範例
10-1 去彈跳電路
10-2 BCD除頻器
10-3 使用蜂鳴器產生音階聲音
10-4 0到999之BCD上數計數器
10-5 時分秒計時器
10-6 七段多工顯示之時分秒計時器
10-7 電子骰子遊戲
10-8 鍵盤輸入
10-9 叫號機
10-10 三色點矩陣顯示器多工掃描
10-11 LCD液晶顯示模組
10-12 DAC數位類比轉換器
第十一章 編譯指令與系統任務
11-1 編譯指令
11-2 程序結構區塊與模擬用系統任務
11-3 檔案處理系統任務
11-4 產生重複性模擬信號
附錄 Xilinx ISE發展環境簡介
A-1 下載新版Xilinx ISE
A-2 安裝Xilinx ISE WebPACK
A-3 Xilinx ISE簡易操作說明
立即查看