定價: 590
售價: 502
庫存: 有庫存: >=5
LINE US! 詢問這本書 團購優惠、書籍資訊 等

付款方式: 超商取貨付款
信用卡
線上轉帳
物流方式: 超商取貨
宅配
門市自取

詳細資訊

【考試用書】 書名:研究所講重點:計算機組織與結構重點直擊(上)(三版) 作者:張凡 出版社:大碩 出版日期:2019/09/01 ISBN:9789863456940 內容簡介 原來計算機內部構造及其運作原理這麼有趣!! 1. 概念釐清:詳盡的觀念説明,協助同學了解相關概念。 2. 高分奪標:重點説明後,搭配練習與範例,保證考取高分。 3. 歷屆試題:完整收錄各校系所歷屆考試題型,俾收鑑往知來之效。 目錄 第一章 指令:計算機的語言 重點一:基本概念 重點二:MIPS簡介 重點三:內儲式程式概念 重點四:指令集架構 重點五:程式之轉譯與執行 重點六:一般指令類別 重點七:算數指令 重點八:資料轉移指令 重點九:流程控制指令 重點十:邏輯運算 重點十一:常數 重點十二:組合語言與機器語言 重點十三:程序呼叫 重點十四:支援平行程式的同步指令 重點十五:MIPS定址模式 重點十六:指令集的設計原則 重點十七:精簡指令集與複雜指令集的比較 重點十八:不同型態的指令集 重點十九:ARM與MIPS的比較 考古題 第二章 計算機算術 重點一:數的表示 重點二:加法與減法 重點三:多媒體算數 重點四:算數邏輯運算單元 重點五:前瞻進位加法器 重點六:進位儲存加法器 重點七:無號數乘法 重點八:有號數乘法 重點九:除法 重點十:非回復型除法 重點十一:浮點數的表示 重點十二:浮點數加法 重點十三:浮點數乘法 重點十四:精確的算術運算 重點十五:浮點數加法的結合律 重點十六:右移與2的冪次方除法運算 重點十七:軟體偵測溢位 考古題 第三章 了解與評估計算機的效能 重點一:效能的定義 重點二:影響CPU效能的因素 重點三:使用MIPS做為效能評估標準的謬誤 重點四:AMDAHL’S定律 重點五:效能總評 重點六:效能評估程式 考古題 第四章 處理器:資料路徑與控制 重點一:抽象化設計 重點二:單一時脈計算機資料路徑的建構 重點三:單一時脈計算機控制單元的建構 重點四:單一時脈計算機的效能 重點五:多重時脈計算機 考古題 第五章 利用管線增加效能 重點一:管線範例 重點二:管線資料路徑 重點三:管線控制單元 重點四:管線的危障 重點五:結構危障的解決 重點六:資料危障的解決 重點七:資料相依 重點八:控制危障的解決 重點九:進階的管線 重點十:管線資料路徑例外的處理 重點十一:管線相關的議題 考古題 計算機組織與結構重點直擊(下) 系列名:研究所講重點 ISBN13:9789863456957 出版社:大碩 作者:張凡 裝訂/頁數:平裝/464頁 規格:23cm*17cm*2cm (高/寬/厚) 版次:3 出版日:2019/09/01 中國圖書分類:電腦;資料處理 簡介 原來計算機內部構造及其運作原理這麼有趣! 本書三大特色 1.概念釐清:詳盡的觀念說明,協助同學了解相關概念。 2.高分奪標:重點說明後,搭配練習與範例,保證考取高分。 3.歷屆試題:完整蒐錄各各大系所歷屆完整之考試題型,俾收鑑往知來之效。 目錄 第六章 容量大且速度快的記憶體 重點一:區域性原則 重點二:記憶體階層 重點三:直接對映快取記憶體 重點四:快取的基礎概念 重點五:快取效能的量測 重點六:集合關聯式快取 重點七:使用多層快取來減少失誤處罰時間 重點八:虛擬記憶體 重點九:加速位址轉換(TLB) 重點十:虛擬位址快取 重點十一:虛擬記憶體的保護機制 重點十二:記憶體階層的4個問題 重點十三:3C(三種記憶體階層失誤來源的分類) 重點十四:快取的控制設計 重點十五:虛擬機器 考古題 第七章 儲存裝置和其他週邊裝置 重點一:I/O設備 重點二:硬碟 重點三:DEPENDABILITY、RELIABILITY、AVAILABILTY 重點四:磁碟陣列 重點五:匯流排(BUS) 重點六:同步與非同步匯流排 重點七:匯流排仲裁 重點八:增加匯流排頻寬 重點九:I/O裝置與處理器、記憶體、作業系統相互溝通 重點十:對I/O裝置下命令 重點十一:I/O裝置與處理器的溝通 重點十二:DMA和記憶體系統 重點十三:I/O在系統效能上的影響與設計 考古題 第八章 多重處理器 重點一:多重處理器的基本概念 重點二:撰寫平行程式的挑戰 重點三:記憶體共享之多處理器 重點四:遞傳訊息之多處理器(MPP) 重點五:多處理器的快取一致性 重點六:單一晶片之多重執行緒 重點七:平行電腦的分類 重點八:圖形處理器 重點九:網路拓僕學 考古題 第九章 基本概念 重點一:基礎概念 重點二:積體電路製作流程 重點三:積體電路成本 考古題 附錄:多重時脈計算機(選讀) 重點一:多重時脈計算機資料路徑的建構 重點二:指令執行的步驟 重點三:HARDWIRE多重時脈控制單元結構 重點四:微程式化多重時脈控制單元設計 重點五:例外 考古題