為您推薦
其他會員也一起購買
【簡介】 ★由於Adobe 已於2020年底終止對Flash Player的支援,以致本社數位教材光碟目錄無法瀏覽,惟不影響收看完整課程內容,請不介意者再行購買,造成不便,尚祈見諒。如需課程讀取流程說明請洽本社客服信箱:press@nctu.edu.tw,感謝您的支持。 小考最多、授課最嚴的課,學生叫苦連天, 仍是瘋狂加選、堂堂爆滿, 成為交大學長口碑推薦的必修好課! 從洗衣機到3G手機,從汽車到iPod,從通訊衛星到DVD播放器,現代人隨處都受益於數位訊號處理(Digital Signal Processing)這門學科應用,所帶來更為便利、更高品質的生活,DSP也成為電子產業的重要技術之一。 本套教材由國立交通大學電機系吳炳飛博士講授,透過其精闢的解析,能讓讀者對理論中的物理意義及其應用獲得重要啟發,適合作為在職研發人員、工程師以及在校學生(尤其是大學部高年級或碩士班學生)建立數位訊號處理相關基礎知識的入門課程。 全套11片DVD+1本講義 時數約31小時 *本教材為個人家用版,非經授權不得公開播放。如欲購買公播版本,請洽百禾文化 購買須知: 本產品僅限用電腦收看,無法於家用DVD 錄放影機播放。 本產品拆封後恕不退換。(產品瑕疪除外,請洽本社更換)。 電腦環境需求: 作業系統:Windows 2000/ XP/Win 7/Vista 預設媒體播放程式:Windows Media Player 7.0以上 CPU:PentiumIII550/或同等級以上處理器 硬碟容量:100MB以上 記憶體:最少128MB以上 光碟機:DVD-ROM 4倍速以上光碟機 音效卡:16位元以上內建或外接音效卡 音效輸出裝置:喇叭或耳機。建議外接喇叭或耳機,提高收聽品質。 顯示卡:64MB RAM 與DirectX9.0以上之顯示卡 瀏覽器:IE 6.0 以上版本 其他播放程式:Flash Player 6 以上版本 特別說明:本產品含講義及光碟,以opp袋簡易包裝。
其他會員也一起購買
【中文書】 書名:電路學原理與應用 第二版 作者:陳永平 出版社:交通大學出版社 出版日期:2014/06/30 ISBN:9789866301643 內容簡介 本書為大學課程「電路學」之專用教科書,前六章主要闡述電路的基本原理與分析技術,接著介紹兩種重要的應用,包括第七章的相量法及第八章的頻率響應,其中相量法可用來分析交流電力系統或單頻電路,頻率響應則是濾波器設計的基本概念,熟悉這兩種應用技術後,便可輕鬆地銜接與電子學相關的專業課程。 本書除了各種原理的詳細介紹外,還加入相關的範例,並利用詳解來說明所使用的分析技巧,也在範例之後附加練習題,讓學生有機會經由自我訓練去體驗各種重要的分析方法。在各章後面都附有習題,可做為學生作業之用。 本書特色 1.本書前六章主要闡述電路的基本原理與分析技術,接著介紹兩種重要的應用,包括第七章的相量法及第八章的頻率響應。 2.本書除了各種原理的詳細介紹外,還加入相關的範例,並利用詳解來說明所使用的分析技巧,也在範例之後附加練習題,讓學生有機會經由自我訓練去體驗各種重要的分析方法。 3.本書在各章後面都附有習題,可做為學生作業之用。 目錄 第一章 電路基本概念 第二章 電阻電路分析 第三章 電路基本原理 第四章 一階電路分析 第五章 二階電路分析 第六章 一般電路分析─拉氏轉換 第七章 交流電路分析─相量法 第八章 頻率響應─濾波器
其他會員也一起購買
內含3本 (一)~(三) 陳龍英的電子學(課程講義) 交通大學出版社 陳龍英 9789868299719
類似書籍推薦給您
Verilog 硬體描述語言數位電路-設計實務 ISBN13:9789574999880 出版社:儒林出版社 作者:鄭信源 裝訂/頁數:平裝/576頁 規格:23cm*17cm*2.8cm (高/寬/厚) 版次:11 出版日:2022/08/01 中國圖書分類:電腦製造 內容簡介 本書深入淺出地介紹Verilog硬體描述語言的特性,以及電腦輔助設計工具(CAD)。 Verilog語言是一種一般性的硬體描述語言,它的語法與C語言相似,易學易用。本書是以邏輯合成的方式寫成的,可讓剛開始使用Verilog來 設計數位電路的新手們,用起來很上手。 本書目的在於藉由學習Verilog語言的過程中去瞭解硬體描述語言的設計概念,進而完成設計數位晶片的最終目標。本版新增資料驗證電路,且增強Verilog 2001特色。 目錄 第一章 數位電路的設計觀念 第二章 Verilog硬體描述語言簡介 第三章 Verilog的模組與架構 第四章 能否用於電路合成的Verilog語法 第五章 Verilog的敘述 第六章 Verilog電路設計的基本觀念 第七章 算術運算 第八章 組合邏輯電路與簡易的算術邏輯運算 第九章 循序邏輯電路 第十章 有限狀態機器 第十一章 進階設計概念 第十二章 記憶體設計與應用 第十三章 資料驗證電路 第十四章 Verilog 2001增強特色 第十五章 Verilog的檔案處理與除錯輔助功能 第十六章 User Defined Primitives 附錄A Verilog的識別字(Keywords)
類似書籍推薦給您
【簡介】 以系統化之方法來建立一套完整數位系統之設計觀念,並將數位電路設計實習加以分類,依照循序漸近、深入淺出之原則,分4個部份來撰寫。首先介紹現場可規劃邏輯閘陣列之基本觀念後,再使用組合邏輯電路為例,以詳細說明使用ALTERA公司所開發之QUARTUS Ⅱ發展工具與FPGA/CPLD晶片來實現數位電路之軟、硬體模擬的操作方法,接著分別使用2個部分,以詳細討論各種組合邏輯與序向邏輯等數位電路之實現方法,最後結合前面所討論之數位電路來設計4個實用的專題電路,以建立一套完整數位系統之設計觀念。 在每一個實習單元裡,皆詳細說明相關數位電路之設計原理後,再分別使用繪製邏輯電路圖與撰寫VHDL程式碼來實現相關數位電路之專案設計,以啟發讀者之學習興趣,加強數位系統之設計技術。 目前坊間已有許多優良之數位電路設計實習教材,但大部份對於完整數位電路實習的詳細分類與分析較為缺乏,筆者僅以多年之教學經驗,對於數位電路設計之基本概念與實現技術,提供一套完整之整理與說明,冀望能對數位系統設計有興趣者有所裨益。 【目錄】 第 I 部分 現場可規劃邏輯裝置與QUARTUS Ⅱ基本操作簡介 第一章 現場可規劃邏輯裝置簡介 第二章 組合邏輯電路實習與 QUARTUS Ⅱ軟體操作說明 第Ⅱ部分 組合邏輯電路設計實習 第三章 算數運算電路實習 第四章 資料處理電路實習 第Ⅲ部分 序向邏輯電路實習 第五章 計數器實習 第六章 移位暫存器實習 第Ⅳ部分 專題電路實習 第七章 專題電路 (一)-十進位顯示器電路設計 第八章 專題電路 (一)-數位電子鐘與數位電子馬錶 第九章 專題電路 (一)-跑馬燈 第十章 專題電路 (一)-鍵盤掃描暫存電路 附錄 A VHDL 電路描述架構 附錄 B VHDL 基本語法介紹 附錄 C VHDL 區塊語法之設計 附錄 D 建議使用實習設備
類似書籍推薦給您
書名:FPGA/CPLD 數位電路設計入門與實務應用:使用QuartusⅡ(第五版)(附系統.範例光碟) 作者:莊慧仁 出版社:全華 出版日期:2015/04/00 ISBN:9789572197684 內容簡介 本書是一本簡單、易懂的數位電路設計及應用。書中軟體是以QuartusII5.1版做為開發平台並運用到數位電路設計。將理論數位電路與現今的FPGA/CPLD,透過電腦輔助設計工具相結合,使讀者可以應用各種編輯技術設計晶片外,更讓讀者了解如何將FPGA/CPLD應用在電子遊戲領域之晶片上。本書共有七章:包括QuartusII軟體安裝及設計簡介、算術邏輯電路設計、組合邏輯電路設計、計數器及除頻器設計、綜合練習設計、綜合應用專題以及具有Audio音效乒乓球遊戲實作等介紹。適用於大學、科大電子、電機、資工系「數位電路設計」、「數位系統設計」課程使用。 本書特色 1.本書可使讀者瞭解如何使用(1)AHDL以及VHDL硬體描述語言(2)VerilogHDL硬體描述語言的方式設計FPGA/CPLD數位晶片。 2.教導讀者知道應用各種編輯技術設計晶片,也讓讀者了解如何將FPGA/CPLD應用在電子遊戲領域之晶片設計上。 3.此書詳細說明QuartusⅡ軟體操作方法與電路設計方式。 目錄 第1章 QuartusII軟體安裝及設計流程簡介 1.1 QuartusII軟體安裝 1-1 1.2 QuartusII軟體介紹 1-11 1.3 QuartusII軟體基本功能介紹 1-13 1.3.1 電路圖編輯(Schematic Editor) 1-13 1.3.2 文字編輯(Text Editor) 1-14 1.3.3 專案編譯(Compiler) 1-15 1.3.4 波形編輯(Waveform Editor) 1-15 1.3.5 波形模擬(Waveform Simulator) 1-16 1.3.6 接腳編輯(Pin Assignment Editor) 1-16 1.3.7 燒錄(Programmer) 1-17 1.3.8 專案內次模組(Sub-Module)之個別編譯 1-17 1.4 硬體描述語言(HDL)介紹 1-20 1.4.1 程式架構 1-20 1.4.2 運算操作與層次化設計的使用 1-25 第2章 算術邏輯電路設計 2.1 半加器(Half Adder) 2-1 2.1.1 電路圖編輯半加器 2-2 2.1.2 AHDL編輯半加器 2-10 2.1.3 VHDL編輯半加器 2-12 2.1.4 模擬半加器 2-16 2.2 全加器(Full Adder) 2-21 2.2.1 電路圖編輯全加器 2-21 2.2.2 AHDL編輯全加器 2-24 2.2.3 VHDL編輯全加器 2-26 2.2.4 模擬全加器 2-27 2.3 四位元加法器(4 Bits Adder) 2-29 2.3.1 電路圖編輯四位元加法器 2-30 2.3.2 AHDL編輯四位元加法器 2-34 2.3.3 VHDL編輯四位元加法器 2-36 2.3.4 模擬四位元加法器 2-38 2.4 四位元乘法器 2-39 2.4.1 電路圖編輯四位元乘法器 2-41 2.4.2 AHDL編輯四位元乘法器 2-45 2.4.3 使用MegaWizard建立四位元乘法器 2-47 2.4.4 VHDL編輯四位元乘法器 2-53 2.4.5 模擬四位元乘法器 2-55 第3章 組合邏輯電路設計 3.1 4對1多工器(4 to 1 Multiplexer) 3-1 3.1.1 使用MegaWizard建立4對1多工器 3-2 3.1.2 電路圖編輯4對1多工器 3-7 3.1.3 AHDL編輯4對1多工器 3-9 3.1.4 VHDL編輯4對1多工器 3-11 3.1.5 模擬4對1多工器 3-13 3.2 1對4解多工器(1 to 4 Demultiplexer) 3-15 3.2.1 電路圖編輯1對4解多工器 3-16 3.2.2 AHDL編輯1對4解多工器 3-19 3.2.3 VHDL編輯1對4解多工器 3-21 3.2.4 模擬1對4解多工器 3-22 3.3 七段顯示器構造 3-24 3.3.1 AHDL編輯七段顯示解碼器 3-26 3.3.2 VHDL編輯七段顯示解碼器 3-29 3.3.3 模擬七段顯示解碼器 3-31 第4章 計數器及除頻器設計 4.1 10模計數器設計 4-1 4.1.1 AHDL編輯10模計數器 4-2 4.1.2 VHDL編輯10模計數器 4-4 4.1.3 模擬10模計數器 4-9 4.2 60模計數器設計 4-11 4.2.1 AHDL編輯60模計數器 4-11 4.2.2 VHDL編輯60模計數器 4-14 4.2.3 模擬60模計數器 4-20 4.3 24模計數器設計 4-22 4.3.1 AHDL編輯24模計數器 4-22 4.3.2 VHDL編輯24模計數器 4-25 4.3.3 模擬24模計數器 4-31 4.4 除頻器設計 4-32 4.4.1 AHDL編輯除100之除頻器 4-33 4.4.2 VHDL編輯除100之除頻器 4-35